Föreläsningar
HT 1, Preliminary schedule
Lecture |
Part | Topic |
Slides |
1 | 2.1-2.2 | Introduction | pdf, notes |
2 | 2.1-2.2 | Finite state machines | pdf, notes |
3 | 2.3 | Sequential circuits | pdf, notes |
4 | 3.1-3.3 | Computing with integers and algebraic structures | pdf, notes |
5 | 3.3, 4.5 | Boolean algebra and Arithmetics | pdf, notes1, notes2 |
6 | 4.1-4.3.3 | Boolean functions and normal forms | pdf, notes |
7 | 5.1.1-5.1.2 | Minimal functions | pdf, notes |
8 | 5.1.2 | Karnaugh maps | pdf, notes |
9 | 6.1 | State minimisation | pdf, notes |
10 | 6.2 | State assignment | pdf, notes |
11 | 6.3, 6.4, 5.3 | Asynchronous seq.circ. and Mealy-Moore | pdf, notes |
12 | 5.4 | Standardkomponenter, CMOS | pdf, notes1, notes2 |
13 | 7.1-7.2 | Linear circuits | pdf, notes |
14 | 7.2-7.3 | D-transform and LFSR | pdf, (notes are same as L13) |
HT 2, Preliminary schedule
Kompletterande litteratur: Introduction to Logic Circuits & Logic Design with VHDL, Brock J- laMeres. Avsnitten nedan referar till denna bok som finns tillgänglig som e-bok på universitetets bibliotek LUBcat (du måste befinna dig inom LU:s nät för att komma åt e-boken).
Lecture |
Part | Topic |
Slides |
15 | VHDL (Part 1) | Introduktion till modern digital design | pdf |
16 | VHDL (Part 1) | Kombinatoriska nät i VHDL | pdf |
17 | VHDL (Part 2) | Sekvensnät i VHDL | |
18 | Gästföreläsning (Advenica, fortsättningskurser) | |
|
19 | Datorsystems uppbyggnad |